| 成果基本信息 | ||||||
| 关键词: | FPGA,低功耗调度 | |||||
| 成果类别: | 应用技术 | 技术成熟度: | 初期阶段 | |||
| 体现形式(基础理论类): | 其他 | 体现形式(应用技术类): | 新技术 | |||
| 成果登记号: | 资源采集日期: | |||||
| 研究情况 | |||||
| 单位名称: | 武汉理工大学 | 技术水平: | 未评价 | ||
| 评价证书号: | 评价单位: | ||||
| 评价日期: | 评价证书号: | ||||
| 转化情况 | |||||
| 转让范围: | 合作开发 | 推广形式: | 合作开发 | ||
| 已转让企业数(个): | |||||
| 联系方式 | |||||
| 联系人(平台): | 孵化基地 | 联系人(平台)电话: | 0771-3394012 | ||
| *成果单位详细联系方式请登录会员;还不是会员,马上注册! | |||||
| 成果简介 | |||||
本发明涉及一种基于FPGA部分动态可重构技术模块划分的低功耗调度方法,该方法包括:1)构造基于FPGA部分动态可重构技术模块划分的任务调度关系图;2)建立基于FPGA部分动态可重构技术模块划分的功耗测量和评估模型,测量出各个功能模块的片上功耗和重构功耗,根据所述功耗测量和评估模型评估出不同调度策略下的总功耗;3)根据基于FPGA部分动态可重构技术模块划分的低功耗调度算法,在降低任务调度总时延的情况下,降低功能模块的平均片上功率,从而同时减小总时延和总功率,实现降低总功耗。本发明方法能够有效降低FPGA芯片上的总功耗,对指导FPGA部分动态可重构技术任务低功耗实时调度有着重要的意义 |